摘要: |
为在嵌入式DSP平台上提高AVS解码器的运行效率,提出一种基于L1P cache的优化方法。将程序代码划分为4个模块,每个模块容量均小于L1P的容量;并改变传统的针对单个宏块进行顺序处理的模式,使每个程序模块依次处理一个宏块行的数据,从而减少4×M×(N-1)次代码冲刷。实验结果表明,基于L1P Cache的方法提高了处理器读取程序代码的效率,使解码器速度提高20%。 |
关键词: AVS Cache 优化 解码器 |
DOI: |
|
基金项目:“973”项目资助(2009CB320905);;山东省博士后科研项目专项经费资助(200602009) |
|
AVS Decoder Optimization Based on DSP |
LIU Wei,LI Xiangrong |
() |
Abstract: |
|
Key words: AVS Cache optimize decoder |