摘要: |
针对数字式锁相环前端A/D单元中,采样时钟在锁相环锁定前存在动态变化的问题,利用16位ADC器件AD7626的特点设计了一种基于FPGA的频率自适应欠采样电路,提出了频率自适应的时序控制策略,解决了FPGA时序控制驱动程序对输入采样信号频率变化的自适应问题,动态欠采样频率下对时基信号进行采样的实验测试结果表明,采集信号频率与理论一致,设计采样电路具有频率自适应特性。 |
关键词: 欠采样、奈奎斯特定律、频率自适应、时序控制、FPGA |
DOI: |
|
基金项目: |
|
|
|
() |
Abstract: |
|
Key words: |