引用本文:[点击复制]
[点击复制]
【打印本页】 【在线阅读全文】【下载PDF全文】 查看/发表评论下载PDF阅读器关闭

←前一篇|后一篇→

过刊浏览    高级检索

本文已被:浏览 1783次   下载 2048 本文二维码信息
码上扫一扫!
基于国产 FPGA 的智能监测报警系统设计
刘济源  宋长骏  汤勇明
0
(东南大学电子科学与工程学院)
摘要:
为了解决传统监控在升级换代、智能功能上的问题,本文设计了一种基于国产FPGA的智能监测报警系统。本系统由FPGA硬件、嵌入SOC内核、配套上位机软件三大部分组成,SoC内核采用移植Cortex-M1软核方案,在自主优化外设驱动后实现TF卡读写加速、800Mbps存储带宽和990Mbps网络带宽,可支持1024*768p@60Hz视频格式下的视频采集、视频处理、视频上传。应用系统功能包括,通过SOC控制硬件终端采集、存储、处理实时视频,采用UDP协议连网上传视频数据,并接收上位机通过网络发出的指令,执行语音报警、视频监控等任务,具有良好的实用价值。
关键词:  视频上传  视频监控  语音报警  FPGA
DOI:10.3969/j.issn.1005-9490.2023.03.001
基金项目:
()
Abstract:
Key words:  

用微信扫一扫

用微信扫一扫